ماتریس I/O Zen 4 AMD به تفصیل ارائه ISSCC ارائه شده است

اگر در مورد رابط حافظه 2x 40 بیتی سوال دارید، این برای پشتیبانی از حافظه ECC خارج از پشتیبانی ECC روی تراشه حافظه DDR5 است. همچنین توجه داشته باشید که حافظه DDR5 در حالت غیر ECC دو بار 32 بیتی است. با این حال، این وظیفه سازندگان مادربرد است که از حافظه ECC پشتیبانی کنند، اما به نظر می‌رسد که تمامی پردازنده‌های Zen 4 از آن پشتیبانی می‌کنند. افزودن یک GPU، حتی یک پردازنده ساده مانند این، فضای کمی را در داخل cIOD اشغال می کند، به خصوص زمانی که چیزهایی مانند رمزگشا/رمزگذار ویدیو و غیره را اضافه کنید. در واقع، به نظر می‌رسد که بخش‌های مرتبط با رسیور/رمزگر ویدیویی حداقل یک سوم فضای داخل دای ورودی/خروجی را اشغال می‌کنند، اما به لطف کوچک شدن قابل‌توجه دای cIOD از دوران Zen 3، از نظر فیزیکی قابل استفاده است. در پردازنده‌های Zen 4 کوچک‌تر است، در حالی که تخمین زده می‌شود 58 درصد افزایش ترانزیستور داشته باشد.



مرجع اخبار سخت افزار کامپیوترایران

اگرچه ما بیشتر جزئیات ورودی/خروجی AMD را در پردازنده های Zen 4 خود می دانیم، AMD تاکنون عکسی از cIOD به اشتراک نگذاشته است، اما به لطف ارائه ISSCC 2023، ما نه تنها یک ماتریس عکس از آن داریم. cIOD، اما برخی افراد خوب در اینترنت نیز برای ما انسان های فانی حاشیه نویسی کرده اند. در اینجا هیچ راز بزرگی وجود ندارد، اما بر اساس حاشیه نویسی های @Locuza_، اکنون با اطمینان می دانیم که استفاده از آرایه ورودی/خروجی فعلی با سه CCD امکان پذیر نیست، زیرا تنها دو رابط GMI3 دارد که CCD ها به آنها متصل هستند.

تحریریه Techpowerup