Cadence اولین راه حل تایید GDDR7 را معرفی کرد

برای فعال کردن شبیه‌سازی رابط کاربر داده، Cadence VIP سه راه‌حل را از طریق گذرگاه باینری، مدل‌سازی نیرو یا مدل‌سازی اعداد واقعی ارائه می‌دهد.

با GDDR6، تنها یک فرمان را می توان در هر زمان صادر کرد. برعکس، دستورات GDDR7 را می توان به صورت موازی با استفاده از بیت های مختلف گذرگاه Command/Address (CA) صادر کرد. مثال ارائه شده نشان می دهد که بانک X را می توان از طریق دستور Refresh در CA رفرش کرد[2:0]در حالی که بانک Y را می توان با صدور دستور خواندن در CA خواند[4:3] همزمان.

ساعت

فرمان رفتار

Cadence، یکی از توسعه دهندگان پیشرو در طراحی سیستم و ابزارهای تأیید، اولین راه حل تأیید صحت GDDR7 در صنعت را اعلام کرده است. این راه حل نرم افزاری عمیق به طراحان آی سی این امکان را می دهد که طرح های سیلیکونی GDDR7 خود را قبل از چاپ یک تراشه شبیه سازی و تأیید کنند. چالش‌های طراحی GDDR7 از یک جهش نسبتاً عظیم در سرعت عملیاتی و ویژگی‌های پیشرفته با سرعت هدف‌گیری GDDR7 36000 MT/s و استفاده از روش‌های سیگنالینگ پیشرفته‌تر ناشی می‌شود.

ویژگی های جدید در GDDR7 اضافه شده است

سیگنال دهی PAM3

ساعت خواندن در GDDR7 انعطاف بیشتری را فراهم می کند و می تواند در چهار حالت مختلف از رجیستر حالت پیکربندی شود:

  • همیشه در حال اجرا – همیشه اجرا می شود و فقط در حالت خواب خاموش می شود
  • غیرفعال کردن – متوقف شد
  • با دستور شروع RCK شروع کنید – ساعت خواندن می تواند هنگام صدور فرمان شروع RCK قبل از خواندن داده ها شروع شود. سپس با استفاده از دستور RCK STOP می توان آن را متوقف کرد و میزبان می تواند در صورت نیاز شروع یا متوقف کند.
  • با خواندن شروع کنید – زمانی که DRAM فرمانی را دریافت می کند که شامل خواندن داده ها می شود، ساعت خواندن به طور خودکار شروع می شود. همچنین با استفاده از دستور RCK STOP می توان آن را متوقف کرد.

دو حالت آخر تنها با فعال کردن RCK در صورت نیاز به بهره وری انرژی در مشخصات GDDR7 کمک می کنند.

GDDR7 از رمزگذاری سیگنال PAM3 در عملیات پرسرعت برای داده ها، بررسی افزونگی چرخه ای (CRC)، بازخورد ERR و ساعت خواندن استفاده می کند. در حالت PAM3، 256 بیت داده رمزگذاری شده و در 8 سیکل ساعت نوشتن منتقل می شود. PAM3 بهبود قابل توجهی در بهره وری توان، SNR و چگالی چشم (شکاف هایی که بین شکل موج های متقاطع وجود دارد که به بیت های جداگانه تبدیل می شوند) ارائه می دهد.

آموزش داده به میزبان اجازه می دهد تا مقادیر ولتاژ مناسب و تاخیرهای مورد نیاز برای انتقال داده ها را به طور قابل اعتماد از طریق یک لینک پرسرعت پیدا کند. در حالت first-in, first-out (FIFO)، میزبان داده ها را در FIFO می نویسد و سپس الگوهای سفارشی را دوباره می خواند. برای آموزش مداوم، GDDR7 از حالت جدید ثبت تغییر بازخورد خطی (LFSR) استفاده می کند که در آن داده های آموزشی تصادفی با استفاده از جریان های بیت شبه تصادفی تولید می شود. LFSR همچنین پوشش خط و پوشش چشم را ارائه می دهد و شمارشگرهای خطا برای هر خط دارد که خطاها را در شکل گیری نوشتن پیگیری می کند.

با اولین انتشار Cadence GDDR7 VIP، کاربران اولیه می‌توانند بلافاصله با آخرین مشخصات کار کنند و از انطباق استاندارد و دستیابی به سریع‌ترین مسیر برای بسته شدن تأیید IP و SoC اطمینان حاصل کنند. اطلاعات بیشتر در مورد راه حل تأیید IP Cadence را می توانید در وب سایت Cadence VIP بیابید.



مرجع اخبار سخت افزار کامپیوترایران

Cadence GDDR7 VIP از تمام حالت ها و ویژگی های جدید تعریف شده در مشخصات JEDEC GDDR7 پشتیبانی می کند، از جمله روشی هوشمند برای شبیه سازی سه سطح PAM3 توسط یک نمایش دیجیتال واقعی.

آموزش داده حالت LFSR

Cadence GDDR7 VIP را می توان در محیط های مختلفی مانند Verilog، Verilog normal system، SV-UVM و systemC ادغام کرد. دارای مجموعه کاملی از چک‌کننده‌ها و تایمرهای پروتکل قابل تنظیم مجدد برای بررسی رفتار برای مطابقت با پروتکل. همچنین از حالت‌های مختلف تزریق خطا در چندین زمینه تراکنش‌ها در حین انتقال داده‌های آرایه و تشکیل رابط پشتیبانی می‌کند. همچنین با راه حل اشکال زدایی شکل موج برای مشاهده تراکنش ها در نمایشگرهای شکل موج برای اشکال زدایی سریعتر و تأیید کلی یکپارچه شده است.

DRAM از یک ساعت نوشتن واحد (WCK) برای آدرس فرمان و قفل داده استفاده می کند، در حالی که یک ساعت تقسیم بر 4 داخلی به نام CK4 تولید می کند که به عنوان مرجع برای تأخیر استفاده می شود.